1.ϸ.. Ÿ(www.betanews.co.kr)MSD Ҵ SiS XP4(L4S5A)κ ʵƮ 翡 Ͽ Ʈ ϰ Ǿϴ. ʵƮ ϴµ ǰ Ƽ ϴ ̵ ְ Ʈϴ ߿ ǻͽǷ µ ַ ϵ Ƿ° ± ø Ƿ,̹ ø ô. մϴ. ð ̱.. ϴ ǰ ó ̹ μӹ ̽ øڽϴ.
* ϴ ý۰ ̹ ʵƮϴ ý .*
̹ȸ DDR333 Ͽ ̵带 ȹϿ Ե 信 DDR333 ū Ѵٴ ̾߱ ̵带 Ͽϴ. ۿ߽ϴ. ٺ.-_- 4.Ŭ Ŭ ʽϴ. ýۿ . ߸Ǹ ޱ . ó MSD Ҵ SiS XP4κ带 Ŭ ߸ϴ.ٰ ǻͿ Ƿ (迵ȣ) Ŭ Ͽµ C-MOS HOST/DRAM/PCI CLOCK Ͽ ݾ Ŭ ϴ. CPU Ѱ, ̿ Ѱ <112/140/31MHZ> Ѱ谪̾ϴ. Ұ ̾ϴ. FSB 133Ŭ ٲ ٷ ..CMOS CLEARѹϰ, <100/200/33MHZ> ٲ Բ ͻ Ҹ µ DRAMκ κ ̱ ϰ Ŭ ø ν ϴ° ҽϴ. κ忡 Ҹ Ҹ ϴ.ٽ C-MOS CLEAR ѹ.. DEFAULT Ŭ · Ʈ ߽ϴ. 1.5GHZ CPU 1.68GHZ Ŭ ķ ýۿ ٸ ̻ ߰Ҽ MBENCH2α ѹ ý õǴ ־ϴ. 伥α ־ ־ ; ߿ NBENCH2 ٸ ̻ ϴ 5.AMD翡 α NBENCH2 ̿